ClubEnsayos.com - Ensayos de Calidad, Tareas y Monografias
Buscar

Decodificador binario de 4 bits a 7 segmentos


Enviado por   •  15 de Mayo de 2022  •  Prácticas o problemas  •  693 Palabras (3 Páginas)  •  142 Visitas

Página 1 de 3

Decodificador binario de 4 bits a 7 segmentos

Laboratorio

Lena Tatiana Jaimes Rojas

Greysy Viviana Pacheco Vergel

Laura Ximena Prato Ibarra

Universidad Libre seccional Cúcuta

Ingeniería en TIC

4 de mayo del 2022

Laboratorio

Lena Tatiana Jaimes Rojas

Greysy Viviana Pacheco Vergel

Laura Ximena Prato Ibarra

Tema: Decodificador binario de 4 bits a 7 segmentos

Profesor: Jesús Álvarez Guerrero

Lógica y diseño digital

Universidad Libre seccional Cúcuta

Ingeniería en TIC

4 de mayo del 2022

Materiales

  1. Resistencias 2.2k Ohms.

[pic 1]

  1. Resistencias 10k Ohms.

[pic 2]

  1. Compuerta NOT.

[pic 3]

  1. Compuerta AND.

[pic 4]

  1. Compuerta OR.

[pic 5]

  1. Protoboard tres puestos.

[pic 6]

  1. Cable UTP cat6.

[pic 7]

  1. 7 segmentos.

[pic 8]

  1. BCD a 7 segmentos 74LS48
  2. Switch de cuatro puestos.

[pic 9]

  1. Fuente poder 5 V.
  2. Multímetro.[pic 10]

Metodología

Dependiendo los resultados que la operación arroje se pueden clasificar los resultados en:

Producto de Sumas (maxitérminos): Expresión booleana que reúne las variables de entrada que a su salida tengan un cero lógico.

Suma de Productos (minitérminos): Expresión booleana que reúne las variables de entrada que a su salida tengan un uno lógico.

Para realizar este circuito se ubicaron en una tabla de verdad los valores de los 4 bits y el resultado de la suma de estos, al ser un circuito sumador. A continuación

x4

x3

x2

x1

SEGUNDO BCD (DIGITO DECENAS)

PRIMER BCD (DIGITO UNIDADES)

D2

C2

B2

A2

D1

C1

B1

A1

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

1

0

0

0

0

0

0

0

1

0

0

1

0

0

0

0

0

0

0

1

0

0

0

1

1

0

0

0

0

0

0

1

1

0

1

0

0

0

0

0

0

0

1

0

0

0

1

0

1

0

0

0

0

0

1

0

1

0

1

1

0

0

0

0

0

0

1

1

0

0

1

1

1

0

0

0

0

0

1

1

1

1

0

0

0

0

0

0

0

1

0

0

0

1

0

0

1

0

0

0

0

1

0

0

1

1

0

1

0

0

0

0

1

0

0

0

0

1

0

1

1

0

0

0

1

0

0

0

1

1

1

0

0

0

0

0

1

0

0

1

0

1

1

0

1

0

0

0

1

0

0

1

1

1

1

1

0

0

0

0

1

0

1

0

0

1

1

1

1

0

0

0

1

0

1

0

1

Tabla 1. Tabla de verdad. Fuente: propia.

Estos resultados se ubican en mapas de Karnaugh para simplificar sus términos de la siguiente manera:

        Para el BCD #2, que muestra las decenas de nuestro número, solo usaremos la entrada A, esto se debe a que vamos a trabajar un numero de 4 bits, por lo tanto, el máximo número que se obtendrá es un 15. Por esta razón en el BCD #2 solo tendremos la señal A que nos mostrara o un 1 o un 0, entonces las señales B, C y D serán siempre cero, de modo que, no serán tenidas en cuenta.

...

Descargar como (para miembros actualizados)  txt (7.4 Kb)   pdf (790.8 Kb)   docx (1.2 Mb)  
Leer 2 páginas más »
Disponible sólo en Clubensayos.com