Sistemas
senapcEnsayo23 de Septiembre de 2015
3.021 Palabras (13 Páginas)208 Visitas
Coreinfo v3.31
Por Mark Russinovich
Publicado: 18 de agosto 2014
Descarga Coreinfo
(192 KB)
Calificación:
Comparte este contenido
#
#
#
#
#
Introducción
Coreinfo es una utilidad de línea de comandos que se muestra la correspondencia entre los procesadores lógicos y el procesador físico, nodo NUMA y zócalo en el que residen, así como la memoria caché del asignado a cada procesador lógico. Se utiliza la función GetLogicalProcessorInformation el Windows para obtener esta información y que se imprime a la pantalla, lo que representa una asignación a un procesador lógico con un asterisco por ejemplo, '*'. Coreinfo es útil para hacerse una idea de que el procesador y la memoria caché topología de su sistema.
Instalación
Ejecuta Coreinfo escribiendo "coreinfo".
Usando CoreInfo
Para cada recurso que muestra un mapa de los procesadores de OS visible
que corresponden a los recursos especificados, con '*' representa el
procesadores aplicables. Por ejemplo, en un sistema de 4 núcleos, una línea en la
salida de caché con un mapa de compartida por núcleos de 3 y 4.
Uso: coreinfo [-c] [- f] [- g] [- l] [- n] [- s] [- m] [- v]
-c Vuelca información sobre núcleos.
información característica principal Dump -f.
-g Volcar información sobre los grupos.
-l Volcar información sobre cachés.
-n Volcar información sobre nodos NUMA.
-s Volcar información sobre zócalos.
costo de acceso NUMA Dump -m.
-v Dump únicas características relacionadas virtualización incluyendo soporte para segunda traducción de direcciones de nivel.
(Requiere derechos de administrador en sistemas Intel).
Todas las opciones excepto -v se seleccionan de forma predeterminada.
Salida Coreinfo:
Descargar
Descargar
Descarga Coreinfo
(192 KB)
Se ejecuta en:
Cliente: Windows XP SP3 y superior.
Servidor: Windows Server 2003 y superior.
Coreinfo v3.03 - Dump información sobre la CPU del sistema y la topología de la memoria
Copyright (C) 2008-2011 Mark Russinovich
Sysinternals - www.sysinternals.com
Intel (R) Xeon (R) CPU W3520 @ 2.67GHz
Intel64 Family 6 Model 26 Stepping 5, GenuineIntel
EM64T * Soporta el modo de 64 bits
VMX - Soporta Intel virtualización asistida por hardware
SVM - Soporta AMD virtualización asistida por hardware
HYPERVISOR * hipervisor está presente
HTT * Soporta Hyper-Threading
SMX - Soporta Intel Trusted Execution
Skinit - Soporta AMD Skinit
DIA * Soporta Enhanced Intel SpeedStep
NX * Soporta sin ejecutar protección de página
PAGE1GB - Soporta grandes páginas de 1GB
PAE * Soporta> 32 bits direcciones físicas
PAT * Soporta Página Atributo Tabla
PSE * Soporta 4-MB páginas
PSE36 * Soporta> de direcciones de 32 bits páginas de 4 MB
PGE * Soporta bits global en tablas de páginas
SS * Compatible con bus espionaje para las operaciones de caché
VME * Soporta el modo Virtual-8086
FPU * Implementa instrucciones i387 FP
MMX * Compatible con el conjunto de instrucciones MMX
MMXEXT - Implementa extensiones AMD MMX
3DNOW - Soporta 3DNow! instrucciones
3DNOWEXT - Soporta 3DNow! instrucciones de extensión
SSE * Soporta Streaming SIMD Extensions
SSE2 * Soporta Streaming SIMD Extensiones 2
SSE3 * Soporta extensiones Streaming SIMD 3
SSSE3 * Soporta SIMD Extensions Suplementarios 3
SSE4.1 * Soporta Streaming SIMD Extensions 4.1
SSE4.2 * Soporta Streaming SIMD Extensions 4.2
AES - Soporta extensiones AES
AVX - Soporta extensiones Intruction AVX
FMA - Soporta extensiones FMA utilizando estado YMM
MSR * Implementa rdmsr instrucciones / WRMSR
MTTR * Soporta Tipo Mmeory Rango de Registros
XSave - Soporta xSave / instrucciones XRSTOR
OSXSAVE - Soporta instrucciones XSETBV / XGETBV
Cmov * Compatible con la instrucción CMOVcc
CLFSH * Compatible con la instrucción CLFLUSH
CX8 * Soporta comparar y las instrucciones de cambio de 8 bytes
Instrucción CX16 * supprots CMPXCHG16B
DCA - Soporta captura previa de dispositivo asignado en memoria
F16C - Compatible con instrucción media precisión
FXSR * Soporta FXSAVE / instrucciones FXSTOR
FFXSR - Apoyos instrucción FXSAVE / FSRSTOR optimizado
MONITOR - Soporta MONITOR y MWAIT isntructions
MOVBE - Soporta instrucción MOVBE
PCLULDQ - Soporta instrucción PCLMULDQ
POPCNT * Compatible con la instrucción POPCNT
Septiembre * Compatible con las instrucciones del sistema de llamada rápida
DE * Soporta E / S breakpoints incluyendo CR4.DE
DTES64 - se puede escribir la historia de las direcciones de las sucursales de 64 bits
DS - Implementa búfer de depuración residente en memoria
DS-CPL - Soporta función de depuración Store con CPL
PCID - Soporta PCIDs y CR4.PCIDE ajustable
PDCM - Soporta capacidades de rendimiento MSR
RDTSCP * Compatible con la instrucción RDTSCP
TSC * Compatible con la instrucción RDTSC
TSC-PLAZO - APIC local soporta un solo disparo temporizador plazo
XTPR * Soporta deshabilitar mensajes de prioridad de tareas
ACPI * Implementa MSR para la administración de energía
TM * Implementa circuitos de monitor térmico
TM2 * Implementa monitor térmico 2 de control
APIC * Implementa-software accesible APIC local
x2apic - Soporta x2apic
CNXT Id - L1 caché de datos de adaptación de modo o BIOS
MCE * Soporta Comprobar Machine, INT18 y CR4.MCE
MCA * Implementa Machine Check Architecture
PBE * Soporta uso de FERR # / PBE # pin
PSN - Implementa el número de serie del procesador de 96 bits
Lógico para Procesador Mapa Físico:
* --- Procesador física 0
- * - Procesador Física 1
- * - Procesador Física 2
--- * Procesador Física 3
Procesador lógico Socket Mapa:
**** Socket 0
Procesador lógico NUMA nodo Mapa:
**** NUMA nodo 0
Logical Processor Cache Mapa:
* --- Caché de datos 0, Nivel 1, 32 KB, Assoc 8, LINESIZE 64
* --- Instrucción Caché 0, Nivel 1, 32 KB, Assoc 4, LINESIZE 64
* --- Caché unificada 0, Nivel 2, 256 KB, Assoc 8, LINESIZE 64
- * - Caché de datos 1, Nivel 1, 32 KB, Assoc 8, LINESIZE 64
- * - Instrucción caché 1, Nivel 1, 32 KB, Assoc 4, LINESIZE 64
- * - Caché unificada 1, Nivel 2, 256 KB, Assoc 8, LINESIZE 64
- * - Caché de datos 2, Nivel 1, 32 KB, Assoc 8, LINESIZE 64
- * - Instrucción caché 2, Nivel 1, 32 KB, Assoc 4, LINESIZE 64
- * - Caché unificada 2, Nivel 2, 256 KB, Assoc 8, LINESIZE 64
--- * Caché de datos 3, Nivel 1, 32 KB, Assoc 8, LINESIZE 64
--- * Instrucción Caché 3, Nivel 1, 32 KB, Assoc 4, LINESIZE 64
--- * Unificado Caché 3, Nivel 2, 256 KB, Assoc 8, LINESIZE 64
**** Caché unificada 4, Nivel 3, 8 MB, Assoc 16, LINESIZE 64
Procesador lógico Mapa Grupo:
**** Grupo 0
Descargar
Descarga Coreinfo
(192 KB)
Coreinfo v3.31 By Mark Russinovich Published: August 18, 2014 Download Coreinfo(192 KB)
Share this content [pic 1] [pic 2] [pic 3] [pic 4] [pic 5]
Introduction Coreinfo is a command-line utility that shows you the mapping between logical processors and the physical processor, NUMA node, and socket on which they reside, as well as the cache’s assigned to each logical processor. It uses the Windows’ GetLogicalProcessorInformation function to obtain this information and prints it to the screen, representing a mapping to a logical processor with an asterisk e.g. ‘*’. Coreinfo is useful for gaining insight into the processor and cache topology of your system. Installation You run Coreinfo by typing "coreinfo”. Using CoreInfo For each resource it shows a map of the OS-visible processors Usage: coreinfo [-c][-f][-g][-l][-n][-s][-m][-v]
... Disponible sólo en Clubensayos.com
|