ClubEnsayos.com - Ensayos de Calidad, Tareas y Monografias
Buscar

DISEÑO DIGITAL Práctica No. #


Enviado por   •  25 de Febrero de 2019  •  Exámen  •  1.645 Palabras (7 Páginas)  •  82 Visitas

Página 1 de 7

Instituto Tecnológico de Puebla[pic 3]

DISEÑO DIGITAL

Práctica No. #

DECODIFICADOR 4 A 16 UTILIZANDO DECODIFICADORES 3 A 8

Profesora:

                GRISELDA SALDAÑA GONZALEZ

Presentan:

15221384                ISARAEL RODRIGUEZ CUAUTLE

15221364                ISAAC TOMAS PEREZ FLORES

17231063                DAVID ALEJANDRO CHINO RODRIGUEZ

15220796                RUBEN MORALES AGUILAR

        

DECODIFICADOR 4 A 16 UTILIZANDO DECODIFICADOR 3 A 8

[pic 4]

1. Introducción

En la práctica se realizó un decodificador 4 a 16 utilizando un decodificador 3 a 8, los materiales a ocupar fueron: un integrado 74LS138N y un NOT, resistencias un dip switch mínimo de 4 entradas y cables para Protoboard

Primero se realizó la función y posteriormente la tabla de verdad, el siguiente paso fue ocupar un simulador antes de llegar a armar físicamente el circuito una vez que la simulación pasamos a armar el circuito con el dip switch hacer las combinaciones con numero binario.

Integrado 74LS138N

Circuito Integrado TTL 74LS138. Demultiplexor y decodificador TTL MSI de 3 líneas a 8 líneas,  con Schottky-clamped que  está diseñado para ser utilizado en la decodificación de memoria de alto rendimiento o aplicaciones de datos de ruta que requiere tiempos de retardo de propagación muy cortos. En los sistemas de memoria de alto rendimiento, este decodificador se puede utilizar para minimizar los efectos de la decodificación del sistema. Cuando se emplea con memorias de alta velocidad que utilizan un circuito rápido, los tiempos de retardo de estos decodificadores  son por lo general menor que el tiempo de acceso típico de la memoria. Esto significa que el retardo del sistema efectivo introducido por el decodificador de sistema Schottky-clamped es insignificante. El SN74LS138N decodifica una de las ocho líneas dependiendo de las condiciones de las tres entradas binarias seleccionadas y las tres entradas habilitadas.  Dos entradas de baja actividad y una activa-alta permitir reducir la necesidad de puertas externas o inversores cuando se expande.

  • Diseñado específicamente para descodificadores de memoria de alta velocidad y sistemas de transmisión de datos
  • 3  entradas habilitadas para simplificar la transmisión en cascada y / o la recepción de datos
  • Schottky-clam para el alto rendimiento
  • Aplicaciones: Industrial

Especificaciones

  • Familia: TTL
  • Tipo lógico: Decodificador / demultiplexor
  • Configuración en línea: 3:8
  • Tensión de alimentación mínima: 4.74 V
  • Tensión de alimentación máxima: 5.25 V
  • Rango temperatura de funcionamiento: 0 ° C a +70 ° C
  •   Encapsulado: DIP
  • 16 pines

Integrado 74LS04

El circuito integrado TTL 7404 cuenta con 6 inversores independientes con tecnología TTL. Cada inversor puede ser usado sin la necesidad de conectar los demás.

Su salida es el estado inverso a su entrada, la cual no debe ser superior al voltaje de alimentación del circuito integrado.

Se debe alimentar con una fuente de alimentación de 5 V de corriente continua, para mantener los estados lógicos digitales en sus valores correctos.

El 7404 puede funcionar en varios tipos de conexiones, siendo las más comunes: inversor y oscilador.

  • Entrada TTL y salida CMOS
  • Aplicaciones: Reloj y temporización, electrónica de consumo, diseño embebido y desarrollo, multimedia

[pic 5]

Especificaciones

  • Tipo de familia: LS
  • Tipo de la lógica: Inversor
  • Número  de entradas: 1
  • Tensión de alimentación mínima: 4.75 V
  • Tensión de alimentación máxima: 5.25 V
  • Corriente de salida: 8 mA
  • Temperatura de funcionamiento mínima: 0°C
  • Temperatura de funcionamiento máxima: 70°C
  • Encapsulado: DIP
  • 14 pines

[pic 6]

2. Objetivos

        Se pretende diseñar y montar un decodificador 4 a 16 utilizando decodificador 3 a 8, aplicando los

        principios de reducción de funciones Booleanas.

        Adquisición de los materiales necesarios para llevar a cabo dicha actividad.

        Diseño de la         tabla de verdad.

        Reducción de funciones mediante Mapas de Karnaugh y algebra de Boole.

        Simulación del circuito.

        Montaje del circuito en el protoboard.

        Análisis de resultados y conclusiones.

[pic 7]

3. Equipo y Materiales

Libreta de apuntes.

1 Protoboard.

1 decodificador 74LS04.

2 decodificador 74ls138

 1depswitch.

5 resistencias de 220Ω

  jumpers.

1 Fuente regulable de CC.

1 Par de caimanes

[pic 8]

4. Desarrollo

En esta sección se describe paso a paso todo el proceso de diseño y elaboración del circuito decodificador 4 a 16 utilizando decodificador 3 a 8, además se presentan imágenes que permite una mayor comprensión de lo realizado.

1.- Como primer paso se elaboró la tabla de verdad en la que se muestran las combinaciones posibles del código BCD, consideradas como las entradas.

...

Descargar como (para miembros actualizados)  txt (9.4 Kb)   pdf (628.6 Kb)   docx (819.7 Kb)  
Leer 6 páginas más »
Disponible sólo en Clubensayos.com