ClubEnsayos.com - Ensayos de Calidad, Tareas y Monografias
Buscar

BUFFER DE 3 ESTADOS


Enviado por   •  3 de Noviembre de 2021  •  Resúmenes  •  618 Palabras (3 Páginas)  •  1.216 Visitas

Página 1 de 3

[pic 1]

DEPARTAMENTO DE ENERGÍA Y MECÁNICA

CARRERA DE INGENIERÍA MECATRÓNICA

CONSULTA

SISTEMAS DIGITALES

TEMA:

BUFFER DE 3 ESTADOS

ANDRES SEBASTIÁN BONILLA ROBALINO

FECHA DE ELABORACIÓN: 15/06/2019

NIVEL: SEXTO

DOCENTE: ING. EDDIE GALARZA

LATACUNGA

2019

BUFFER DE 3 ESTADOS

DEFINICION Y FUNCIONAMIENTO

El buffer o compuerta lógica de 3 estados son aquellas que como su nombre lo indica presentan 3 estados de salida diferentes los cuales son:

  • Estado de nivel bajo (0).
  • Estado de nivel alto (1).
  • Estado de alta impedancia o estado flotante (z).

En el estado flotante la salida tiene un comportamiento diferente pues es como si no estuviera conectado al circuito con la única característica que existe una pequeña corriente de fuga que puede fluir en ambas direcciones de la terminal de salida.

Una salida puede tener únicamente uno de 3 estados, ya sea: cero lógico, uno lógico, y de alta impedancia.

Los dispositivos de 3 estados tienen una entrada extra conocida generalmente como Enable que permite establecer las salidas en el dispositivo en el estado de alta impedancia.[pic 2]

Cuando esta tercera entrada está activada (Enable=1) este actúa como un circuito abierto impidiendo el paso de la señal, ósea, opera como un inversor normal.

Cuando esta tercera entrada esta desactivada (Enable=0) este actúa como un circuito cerrado permitiendo el paso de la señal, o sea, pasa al estado de Alta Impedancia, independientemente del estado de la entrada lógica. (Ecured, 2011)

Un bus de tres estados los cuales son muy comunes en equipos computacionales o control, se producen al conectar entre si varias salidas de triple estado.

Los dispositivos con salidas de tres estados se diseñan normalmente de modo que el retardo la habilitación (de HI-Z a bajo o alto) sea un poco más largo que el retardo de deshabilitación (bajo o alto hacia HI-Z).

Esto es debido a que, si un circuito de control activa la entrada de habilitación de salida del primer dispositivo, esto garantiza que el segundo dispositivo entrara al estado de alta impedancia, antes que el primero coloque un nivel Alto o Bajo en el bus.

[pic 3]

Un buffer de tres estados es un circuito utilizado para controlar el paso de una señal lógica de la entrada a la salida. Algunos buffers de tres estados también invierten la señal de entrada.

CIRCUITOS INTEGRADOS

Dos de los circuitos con buffers de tres estados que más comúnmente se utilizan son el 74LS125 y el 74LS126, los cuales se muestran en la figura.

Ambos contienen cuatro buffers de tres estados sin inversión.

Además, existen buffers con salidas de tres estados como el 74LS374 como el de la figura, que es un registro octal con flip-flops tipo D y salidas de tres estados.  

...

Descargar como (para miembros actualizados)  txt (4.1 Kb)   pdf (285.7 Kb)   docx (191.3 Kb)  
Leer 2 páginas más »
Disponible sólo en Clubensayos.com