ClubEnsayos.com - Ensayos de Calidad, Tareas y Monografias
Buscar

RELOJ INTERNO UN CLOCK EN FPGA


Enviado por   •  12 de Marzo de 2020  •  Ensayos  •  531 Palabras (3 Páginas)  •  230 Visitas

Página 1 de 3

[pic 1][pic 2]

Instituto Politécnico Nacional

Escuela Superior de Cómputo

Practica 4 “Reloj interno”

Integrantes:

Ayona López Eugenio Milton

Blas

Victor

El güero

Diseño de sistemas digitales

Profesor:

Galicia Mejía Rubén

Grupo: 2CM8 Fecha de entrega: 11 de marzo del 2020

RELOJ INTERNO

UN CLOCK EN FPGA

Un reloj es una seña dentro de cualquier circuito digital que determina cuan rápido un flip flop(o un grupo de flip-flop) correra. La señal  de reloj esta conectada a todos los flip-flops y los bloques de ram y los activara de acuerdo a la frecuencia del reloj. Entre mas rápido el reloj, mas rápido el diseño correra y por lo tanto la mas alta velocidad del FPGA mejorara cualquier función deseada mas rápido que una velocidad lenta de reloj del FPGA.

[pic 3]

Abstract

The  practice’s question got anwser, making the develoment of the program “intern clock” made in the lab. At start it’s hard because of our notion over programation of VHDL is shallow. Besides the information is hard to find and mixed-up. The advice about is programing by blocks because of we can detect that two procces are happening:

  1. The circuit (flip-flop)
  2. The pulse of clock

 The circuit flip-flop carry out logic part of the program (changing along kind of flip-flop) and the pulse of clock is responsible of provide constantly the pulses that switch our outputs. It’s important follow these instructions for obtain the best outcome.

DESARROLLO

Materiales

  • Prothoboard
  • FPGA
  • Leds
  • Resistencias
  • Dip switch

Desarrollo

Como toda las practicas realizadas tuvimos que realizar algunos pasos para obtener los mejores resultados que a continuación se explican:

  • Se tuvo que realizar una investigación previa sobre como funcionaba o como debería funcionar el programa a realizar, tomando en cuenta lo visto en clase.
  • Se procede a implementar la información previamente obtenida de las investigaciones que realizamos en la práctica que básicamente era checar el funcionamiento de cada flip-flop y como que emparejar su comportamiento con las herramientas que tenemos en vhdl (Cuando hablo de emparejar me refiero a crear un comportamiento similar).
  • Realizado el programa se tuvo que cargar el programa en el fpga y verificar que no tenga errores o lo más importante que funcione, pero no haga lo que se supone tiene que hacer.
  • Se arma la parte física del circuito que es simplemente conectar unos leds y resistencias para su protección, y en consiguiente se tiene que conectar con los pines programados en el fpga.
  • Por ultimo se tiene que verificar que el circuito cumpla con nuestras expectativas, en este caso que nuestro led varié según los pulsos que nuestro reloj mande, claro que una parte importante es verificar el tipo de flip-flop que hemos puesto ya que el comportamiento varía según sea este.

CONCLUSIONES

Eugenio Milton Ayona López: La práctica que realizamos sirvió para checar el funcionamiento e implementación de los flip-flops vistos en clase pero con la novedad que se tiene que incorporar el pulso de reloj que el fpga nos proporciona, a primera vista esto no parece complicado, pero tuvo su nivel de dificultad debido a la poca y confusa información que encontramos en internet. En fin obtuvimos la experiencia necesaria para en un futuro poder implementar este conocimiento sin mayores dificultades.

...

Descargar como (para miembros actualizados)  txt (3.5 Kb)   pdf (169.5 Kb)   docx (102 Kb)  
Leer 2 páginas más »
Disponible sólo en Clubensayos.com