ClubEnsayos.com - Ensayos de Calidad, Tareas y Monografias
Buscar

Desviacion Tipica


Enviado por   •  1 de Septiembre de 2012  •  1.643 Palabras (7 Páginas)  •  495 Visitas

Página 1 de 7

Resultados obtenidos.

1. Experiencia del circuito comparador:

1.1. Montaje.

Figura

1.2. Muestra de la tabla de verdad del circuito comparador.

A B C

0 0 1

0 1 0

1 0 0

1 1 1

1.3. Análisis de la experiencia.

Bueno, la función lógica del circuito corresponde a la función NOREX, la función lógica es:

De tal modo que este circuito cumple la función de comparar solo la igualdad entre las variables dando en su salida un nivel alto, este circuito es relativamente simple ya que los comparadores en verdad detectan la igualdad y también nos indican si una variable es mayor a otra.

A>B A=B A<B

2. Experiencia del circuito de detector de igualdad:

2.1. Montaje.

Figura

Como se puede observar este detector de igualdad compara dos números de cuatro bits, en este caso:

1er Número=A B C D 2do Número= A•B•C•D•

2.2. Análisis de la experiencia.

Ahora mientras estos 2 números de 4 bits sean iguales, el detector responderá a esta igualdad con un nivel alto (1).

Como se ve en el ejemplo de la figura los 2 dos números de 4 bits son exactamente iguales, por lo que el detector dará un nivel alto en su salida:

A B C D= A•B•C•D•=0 1 0 1

Con todo lo dicho anteriormente y probando el circuito lógico se comprueba que cuando las parejas A-A•, B-B•,C-C•,D-D• son iguales la salida del circuito responderá con un nivel alto.

3. Experiencia del generador de paridad.

3.1. Montajes de la experiencia.

Figura df y figura gh .

3.2. Análisis de la experiencia.

3.2.1. A partir del circuito de generador de paridad de la figura df se obtuvo la siguiente tabla de verdad:

A B C D E

0 0 0 0 0

0 0 1 1

0 1 0 1

0 1 1 0

1 0 0 1

1 0 1 0

1 1 0 0

1 1 1 1

1 0 0 0 1

0 0 1 0

0 1 0 0

0 1 1 1

1 0 0 0

1 0 1 1

1 1 0 1

1 1 1 0

3.2.2. Como se observa en la tabla cumple los requerimientos del generador de paridad los cuales son circuitos que generan un 0 cuando el número de “unos” en la entrada es par y un 1 cuando en números de “unos” es impar.

Como se ve en la parte de amarillo, la función genera un 0 porque en la entrada de datos la combinación es par.

Como se ve en la parte de rosado, la función genera un 1 porque en la entrada de datos la combinación es impar.

Ahora a la generación de “1” o “0” en la salida se le denomina bit de paridad en este caso el bit de paridad es la salida “E”, el bit de paridad es un método que simplemente añade un bit a cada cadena de bits de datos reales haciéndolo valer 1 si el nº de bits a 1 es par y a 0 si es impar.

3.2.2. Al montar el circuito de la figura gh.

En este circuito se está mostrando el comprobador de paridad, el cual detectará el error con un nivel alto en su salida si es que la serie de transmisión de bits no fue fiable, a diferencia del otro circuito este ya tiene incorporado el bit de paridad en sus entradas.

En la siguiente figura se verá cómo es que se asocian estos dos circuitos (Generador de paridad y Comprobador de paridad) en transmisiones digitales.

Para que se entienda mejor esta experiencia se propondrá el siguiente ejemplo:

Dos máquinas la A y la B conectados a través de un cable serie(o cualquier medio que se te ocurra)

A quiere enviar una serie de bytes cada uno de los cuales llevará un bit de paridad:

Datos

1er byte - 0000 0001 -> paridad impar(1) -> bit de paridad a 0

2º byte - 0000 1001 -> paridad par(2) -> bit de paridad a 1

3er byte - 1000 1001 -> paridad impar(3) -> bit de paridad a 0

4º byte - 1100 1001 -> paridad par(4) -> bit de paridad a 1

Lo que A envía a nivel físico por el cable serie:(indico el de paridad con un ')

0000 0001 0' 0000 1001 1' 1000 1001 0' 1100 1001 1'

Pero puede suceder que B reciba(por error en la transmisión)(marcamos

...

Descargar como (para miembros actualizados)  txt (8.3 Kb)  
Leer 6 páginas más »
Disponible sólo en Clubensayos.com